Laporan akhir 2






1. Jurnal
[Kembali]






2. Alat dan Bahan [Kembali]

 1. Jumper


            2. Panel DL 2203D 
            3. Panel DL 2203C 
            4. Panel DL 2203S
 
      
    B. Alat dan Bahan (Proteus)

        1. IC 74LS112 (JK filp flop)




        2. IC 7474 (D Flip Flop)



           3. Power DC



4. Switch (SW-SPDT)

          5.  Logicprobe atau LED

3. Rangkaian [Kembali]


    




4. Prinsip Kerja Rangkaian [Kembali]

Pada rangakaian terdapat dua buah ic (74LS90 & 7493) yang merupakan counter asyncronous yang terdapat CK A dan CK B sebagai sinyal input. Terdapat pin reset (R0 & R9) lalu output pada kaki pin (Q0-Q3 dan QA-QD). beda ic 74LS90 dan 7493 adalah nilai maksimal yang dapat dihitung. ic 74LS90 (9/ 1001) sedangkan ic 7493 (15/ 1111). Pin reset R0 = mereset output menjadi 0, R9 = mereset output menjadi 9. jika kita ingin mengaktifkan reset maka kita harus memerikan logika 1 pada kedua kaki pin tersebut R0(1) & R0(2) atau R9(1) & R9(2).

Percobaan 2a
clock A dan B diparalelkan ke sinyal digital sehingga membuat output count up tidak beraturan.

 

5. Video Rangkaian [Kembali]






6. Analisa [Kembali]



7. Download File [Kembali]
Link Rangkaian Percobaan [klik]
Link Datasheet IC 74LS90  [klik]
Link Datasheet IC 7493 [klik]
Link Datasheet Switch [klik]














 

 

Komentar

Postingan populer dari blog ini

Ramp Generator

Approximation Hybrid Equivalent Circuit

FIxed-Bias Configuration