Laporan Akhir 2
2. Alat dan Bahan
[Kembali]
3. Rangkaian
[Kembali]
Pada percobaan ini menggunakan IC 74LS112 yang merupakan jenis dari IC J-K Flip Flop.IC jenis ini digunakan sebab T flip-flop merupakan rangkaian flip-flop yang dibuat dengan J-K flip-flop yang kedua inputnya dihubungkan menjadi satu. Pada rangkaian, input berasal dari B0 yang dihubungkan ke kaki R, B1 yang dihubungkan ke kaki S, dan B2 yang dihubungkan ke kaki CLK, sementara outputnya dipresentasikan oleh Q dan Q'. Pada T flip-flop, jika input T-nya aktif dan dipengaruhi oleh CLK maka outputnya akan berubah, namun jika T-nya tidak aktif meskipun dipengaruhi oleh CLK maka outputnya tidak berubah.
6. Analisa [Kembali]
Analisa input dan Output pada masing-masing kondisi sesuai jurnal.
Jawab:
- Kondisi 1 (CLR(B0)=0, PRE(B1)=1, T(B2)=X)
Jika diberikan input B0=0, B1=1 dan B2 =X maka akan menghasilkan output Q=0 dan Q'=1.
- Kondisi 2 (CLR(B0)=1, PRE(B1)=1, T(B2)=X)
Jika diberikan input B0=1, B1=1 dan B2 =X maka akan menghasilkan output Q=1 dan Q'=0.
- Kondisi 3 (CLR(B0)=0, PRE(B1)=0, T(B2)=X)
Jika diberikan input B0=0, B1=0 dan B2 =X maka akan menghasilkan output Q=1 dan Q'=1.
- Kondisi 4 (CLR(B0)=1, PRE(B1)=1, T(B2)=Clock)
Jika diberikan input B0=1, B1=1 dan B2 =Clock maka akan menghasilkan output Q&Q' pada kondisi toogle dikarenakan inputan B2 yang merupakan input clock (rising) yang menyebabkan outputnya pada kondisi yang berubah-ubah.
7. Download File [Kembali]
Download Simulasi Rangkaian [klik disini]
Download Datasheet IC 7474 [klik disini]
Komentar
Posting Komentar